👥 Autores

Jesús D. Garza Camarena


Tabla de contenido

🔶 Competencia Específica


Durante el desarrollo de esta sesión el estudiante asociará el símbolo, con la expresión matemática y la tabla de verdad, de los operadores lógicos And, Or, Not, Nand, Nor, Exor. Por medio de la obtención experimental de la tabla de verdad mediante la conexión física de circuitos Integrados (Chips, dispositivos de función fija), según los dibujos proporcionados, implementados en una tablilla de conexiones.

🧠 Elementos de Competencia


Identificar las terminales de entrada, salida y alimentación de voltaje, así como las características principales de los circuitos utilizados consultado la hoja de datos del fabricante.

Armar los circuitos partiendo de los dibujos proporcionados para cada operador lógico, sobre la tablilla de conexiones (protoboard).

Comprobar la tabla de verdad de cada uno de los operadores lógicos del circuito con la proporcionada en el instructivo, probando todas las combinaciones posibles.

Comunicar el procedimiento y los resultados obtenidos por medio de un reporte escrito.

📝 Descripción de la práctica

📁Complementos:

📃 Instrucciones:

  1. Hacer el diagrama esquemático de las compuertas lógicas siguientes en el software Proteus Design Suite y comprobar su funcionamiento en una tabla de verdad

    Nombre compuerta Número de parte familia TTL Número de parte familia CMOS
    And 7408 4081
    Or 7432 4071
    Not 7404 4049
    Exor 7486 4070
    Nor 7402 4001
    Nand 7400 4011
  2. Buscar el hoja de datos (datasheet) de solamente dos de las compuertas anteriores y anexar la información más importante en el reporte.

    1. Supply Voltage - Vcc (Voltaje de alimentación)
    2. HIGH Level Input Voltage - VIH (nivel de voltaje para detectar un 1 lógico)
    3. LOW Level Input Voltage - VIL (nivel de voltaje para detectar un 0 lógico)
    4. Pin out / Connection Diagram (Distribución de terminales)
    5. Package Description (Empaquetado)