👥 Autores
⚡ Jesús D. Garza Camarena
Tabla de contenido
🔶 Competencia Específica
Durante el desarrollo de esta sesión el estudiante obtendrá las ecuaciones mínimas en las formas SOP (Suma de Productos And/Or) y POS (Productos de Suma Or/And) de dos funciones Booleanas, la primera F1 de la forma SOP y la segunda F2 en forma POS, para reducir así la complejidad del circuito a implementar.
🧠 Elementos de Competencia
- Construir circuito digital correspondiente a dos funciones booleanas de forma SOP y POS, en un Dispositivo Lógico Programable (PLD), utilizando el Lenguaje de Descripción de Hardware (HDL), ABEL (Advanced Boolean Expression Language), simulando su funcionamiento por medio del Test_Vectors, usando el programa IspLever, para que funcione en base a las funciones Booleanas.
- Comprobar el funcionamiento del circuito construido, utilizando los resultados obtenidos en el archivo reporte del IspLever (las ecuaciones mínimas), por medio de Mapas de Karnaugh en las formas: SOP (agrupando unos) y POS (agrupando ceros) y utilizando el software LogicAid, para garantizar su correspondencia con las funciones Booleanas.
- Aplicar el Teorema de D’ Morgan para obtener las ocho formas estándar.
📝 Descripción de la práctica
📁Complementos:
📃 Instrucciones:
Diseñar y construir el prototipo del sistema digital binario propuesto, mediante el procedimiento indicado en la hoja de instrucciones, por medio de la selección de Miniterminos y Maxiterminos para después minimizarlo y describir sus ecuaciones mediante un Lenguaje de Descripción de Hardware (HDL) en un dispositivo lógico programable (PLD)
Minimiza e Implementa en con lenguaje ABEL - HDL las ecuaciones anexas, eligiendo por medio de tu número de lista o equipo
⛓️ Ecuaciones propuestas P5 - ED1